请输入您要查询的百科知识:

 

词条 hi3520
释义

Hi3520 处理器简介

Hi3520是一款基于ARM11处理器内核以及视频硬件加速引擎的高性能通信媒体处理器,ARM11处理频率达600MHz,能够满足客户日益增长的软件应用需求;双DDR架构能够提供更大的数据处理带宽和能力;提供H.264和MJPEG多协议编解码,编解码性能高达240fps D1@NTSC,能够提供最佳的多路编解码DVR方案;丰富的视频输入输出接口(CVBS、高清VGA、BT1120),最高分辨率192080p@30Hz,能够带来更加清晰的画质和视频体验。

Hi3520 芯片主要特点

CPU 内核

􀁺 ARM1176

􀁺 I-Cache 16KB,D-Cache 16KB

􀁺 I-TCM 2KB

􀁺 内置MMU,支持VxWorks、Linux、WinCE、PalmOS等开放操作系统

􀁺 工作频率可达到600MHz

视频编解码

􀁺 H.264 Main Profile 编解码

􀁺 H.264 Baseline Profile 编解码

􀁺 MJPEG/JPEG Baseline 编解码

视频编解码处理性能

􀁺 H.264 实时编码或解码的总性能:8 路D1

􀁺 H.264 编解码性能可达到128024@30fps

􀁺 H.264 同编同解支持:

– 120fps D1编码+120fps CIF编码+120fps D1解码@NTSC

– 100fps D1编码+100fps CIF编码+100fps D1解码@PAL

􀁺 支持1.3M pixels@30fps~3M pixels@10fps

􀁺 支持JPEG 抓拍3M Pixels@10fps

􀁺 CBR/VBR 码率控制,16kbit/s~20Mbit/s

图形处理

􀁺 视频输入端De-interlace(前处理)

􀁺 视频输出端De-interlace(后处理)

􀁺 视频、图形输出抗闪烁处理

􀁺 视频、图形缩放

􀁺 4 个区域的前处理OSD 叠加

􀁺 5 层(背景层、视频层、图形层1、图形层2、鼠标层)视频后处理硬件图像叠加

􀁺 4 个区域的视频遮盖

􀁺 运动检测

音频编解码

􀁺 通过专用处理器软件实现多路、多协议音频语音编解码安全引擎

􀁺 硬件实现AES/DES/3DES 多种加解密算法

􀁺 数字水印技术

视频接口

􀁺 输入:

– 支持4路BT.656 YCrCb 4:2:2接口,8bit,27/54/108MHz

– 支持2路标准SMPTE296M、BT.1120高清时序

– 支持Digital Camera数字接口,支持的最大分辨率为128024@30fps、160000@20fps、204836@10fps

􀁺 输出:

– 多路视频输出接口

– VGA/YPbPr%1+CVBS%2

– VGA%2

– 支持高清输出,最大分辨率192080p@30fps,192080i@60fps

– 支持BT.656、BT.1120、LCD数字输出

音频接口

􀁺 3 个标准I2S 接口,每个I2S 支持最多16 路8bit、16bit音频级联输入

􀁺 支持8KHz、16KHz、32KHz、44.1KHz、48KHz 采样频率

􀁺 支持8bit、16bit、32bit 采样精度

外围接口

􀁺 PCI 接口

– 符合PCI V2.3通讯协议标准

– 兼容miniPCI

– 支持主从模式,支持5个Device

􀁺 4 个UART 接口、IR 接口、I2C 接口、SPI 主从接口、GPIO 接口

􀁺 SDIO2.0 接口,最大支持32GB

􀁺 2 个USB 2.0 HOST 接口,支持Hub 功能

􀁺 1 个GMAC 接口

– RGMII/MII

– 支持10/100Mbit/s全双工、半双工模式

– 支持1000Mbit/s全双工模式

􀁺 支持RTC

外部存储器接口

􀁺 2 个DDR2 SDRAM 接口

– 32bit/16bit数据位宽

– 每个接口最大支持到256MB

􀁺 NOR Flash 接口

– 8bit数据位宽

– 2个片选,每个片选最大支持32MB

􀁺 NAND Flash 接口

– 8bit数据位宽

– 支持SLC、MLC;1、4、8bit ECC

– 最大支持8G Bytes容量

SDK

􀁺 提供基于Linux 2.6.24 SDK 包

􀁺 提供H.264 的高性能PC 解码库

芯片物理规格

􀁺 功耗

– 3500mW典型功耗

– 支持多级省电模式

􀁺 工作电压

– 内核电压:1.0V

– IO电压:3.3V,容限电压为5V

– DDR2 SDRAM接口电压:1.8V

– 工作环境温度:-20℃~+85℃

􀁺 封装

– 768 pin FPBGA封装

– 0.8mm管脚间距,27mm×27mm

应用领域及典型应用图

单片16 路CIF DVR 方案

– 1280×1024 VGA显示输出– 16路CIF录像

– 16路QCIF网传

– 16路CIF解码回放

单片4 路D1 DVR 方案

– 1280×1024 VGA显示输出– 4路D1录像

– 4路CIF网传

– 4路D1解码回放

双片8 路D1 DVR方案

– 1280×1024 VGA显示输出 – 8路D1录像

– 8路CIF网传

– 8路D1解码回放

随便看

 

百科全书收录4421916条中文百科知识,基本涵盖了大多数领域的百科知识,是一部内容开放、自由的电子版百科全书。

 

Copyright © 2004-2023 Cnenc.net All Rights Reserved
更新时间:2025/2/27 11:19:47