词条 | Hi3515 |
释义 | Hi3515 处理器 简介Hi3515是海思半导体推出的一款基于ARM9处理器内核以及视频硬件加速引擎的高性能高集成通信媒体SOC处理器,ARM9处理频率达400MHz,能够满足客户日益增长的DVR、DVS、IPCam软件及其他嵌入式应用需求;200MHz的DDR2 SDRAM接口能够提供充足的数据处理带宽和能力;提供H.264和MJPEG多协议编解码和双码流编码能力,编解码性能高达120fps D1@NTSC或100fps D1@PAL,能够满足最佳的4路D1、8路CIF DVR/DVS解决方案功能、性能和成本需求;丰富的视频输入输出接口(CVBS、高清VGA、BT.1120),高达有效分辨率1280×1024@60fps VGA输出能力,能够给数字监控产品带来更加清晰的画质和视频体验;集成丰富的外设接口(SATA/SDIO/SPI/UART/USB)方便满足多样的嵌入式设备规格需求,既简化了硬件板卡设计,又有效降低整机的BOM成本。适用开发下一代富有创新应用价值的安防监控、视频通信、智能家居、物联网络、工业控制等嵌入式终端设备产品。 Hi3515 芯片主要特点CPU内核 ARM926EJ I-Cache 16KB,D-Cache 16KB I-TCM 2KB 内置MMU,支持VxWorks、Linux、WinCE、PalmOS等开放操作系统 工作频率可达到400MHz 视频编解码 H.264 Main Profile编解码 H.264 Baseline Profile编解码 MJPEG/JPEG Baseline编解码 视频编解码处理性能 H.264实时编码或解码的总性能支持4路D1 H.264编码或解码可支持最大的分辨率为1280%1024@30fps H.264同编同解支持双码流能力: − 240fps CIF编码+240fps QCIF编码+120fps CIF解码@NTSC − 200fps CIF编码+200fps QCIF编码+100fps CIF解码@PAL − 240fps CIF编码+120fps QCIF编码+240fps CIF解码@NTSC − 200fps CIF编码+100fps QCIF编码+200fps CIF解码@PAL 支持1.3M pixels@30fps~3M pixels@10fps 支持JPEG抓拍3M Pixels@10fps CBR/VBR码率控制,16kbit/s~20Mbit/s 图形处理 视频输入端De-interlace(前处理) 视频输出端De-interlace(后处理) 视频、图形输出抗闪烁处理 视频、图形缩放 4个区域的前处理OSD叠加 4层(视频层、图形层1、图形层2、鼠标层)视频后处理硬件图像叠加 4个区域的视频遮盖 运动检测 音频编解码 通过软件实现多路、多协议音频语音编解码 安全引擎 硬件实现AES/DES/3DES多种加解密算法 数字水印技术 视频接口 输入 − 支持4路BT.656 YCrCb 4:2:2接口,8bit,27/54/108MHz − 支持1路标准SMPTE296M、BT.1120高清时序 − 支持2个Digital Camera数字接口,支持的最大分辨率为1280x1024@30fps、1600x1200@20fps、2048x1536@10fps 输出 − 多路视频输出接口 − VGA%1+CVBS%1 − VGA输出典型分辩率:1024x768@60fps、1280x720@60fps、1280x1024@60fps、1440x900@60fps、1366x768@60fps − 支持BT.656数字输出 音频接口 2个标准I2S接口,每个I2S支持最多16路8bit、16bit音频级联输入 支持8KHz、16KHz、32KHz、44.1KHz、48KHz采样频率 支持8bit、16bit、32bit采样精度 外围接口 4个UART接口 IR接口、I2C接口、SPI主从接口、GPIO接口 SDIO2.0接口,最大支持32GB 2个USB 2.0 HOST接口,支持Hub功能 MAC接口,支持10/100Mbit/s 的MII接口,可工作在全双工或半双工模式 SATAII接口 2个SATA 2.6接口,最高速率可达3Gbps 支持外接SATA PM扩展SATA设备 支持eSATA 外部存储器接口 1个DDR2 SDRAM接口 − 32bit/16bit数据位宽,200MHz − 最大支持256MB NOR Flash接口 − 8bit数据位宽 − 2个片选,每个片选最大支持32MB NAND Flash接口 − 8bit数据位宽 − 支持SLC、MLC;1bit、4bit、8bit ECC − 最大支持8GB 可选择从NOR Flash或NAND Flash启动 SDK 提供基于Linux 2.6.24 SDK包 提供H.264的高性能PC解码库 芯片物理规格 功耗 − 1000mW典型功耗 − 支持多级省电模式 工作电压 − 内核电压为1.0V − IO电压为3.3V,容限电压为5V − DDR2 SDRAM接口电压为1.8V − 工作环境温度为-20℃~+85℃ 封装 − 441 pin TFBGA封装 − 0.8mm管脚间距,19mm×19mm 应用领域及典型应用图4路D1/8路CIF DVR方案 1280×1024 VGA显示输出 D1分辩率Spot CVBS显示输出 4路D1/8路CIF实时录像 4/8路CIF实时网传 4路D1/8路CIF实时解码回放 单片 1080P IPC方案 CVBS预览输出 1080P@30fps实时编码 单片1080P解码器方案 1280x1024 VGA显示输出 D1分辨率Spot CVBS显示输出 1080P@30fps实时解码回放 |
随便看 |
百科全书收录4421916条中文百科知识,基本涵盖了大多数领域的百科知识,是一部内容开放、自由的电子版百科全书。