词条 | lpd6803 |
释义 | LPD6803简介:LPD6803是专为LED灯光系统设计的驱动芯片,它采用现金的高雅CMOS工艺,提供三路恒流驱动和灰度调制输出,特别适合离散的多灰度全彩色灯光系统。 特性:三路输出,恒流驱动:每路各有一个外挂电阻调整电流:Iout(max)=30mA, Vout(max)=12V 兼容恒压模式,可直接替换ZQL9712等常规芯片; 直接PWM输出,无亮度损失,降低数据传输量,有效减少电磁干扰(EMI) 支持32级灰度/256级灰度(内置反伽码校正逻辑)两种模式,扫描频率高(>4000HZ) 仅需时钟线/数据线的两线传输结构,级联能力超强 内建振荡器,支持FREE-RUN模式,降低控制电路成本, 内置LDO稳压电路,电源适应范围宽(4.8-8V),输出耐压高(LED灯供电电压可达12V) 简化外围配套,可扩充性好,也可作为PWM发生器控制大电流器件驱动大功率LED灯 与ZQL9712性能比较: 注 1:测试条件为数据时钟2M,长度200级,32级灰度,LPD6803扫描频率与长度无关; 2:显示同样内容,LPD6803的数据量为ZQL9712的1/5-1/3; 3:FREE-RUN功能指停止控制信号输入后,保持原有灰度显示的能力; 4:测试时LED灯间级联距离15cm; 5:SOP16/TSSOP16封装下,LPD6803可直接替换ZQL9712(恒压模式) 引脚布局:NO. 引脚名称 I/O 功能 1 DIN 输入 串行数据输入,内置上拉 2 GMODE 输入 灰度矫正方式:GMODE=1,采用线性调制, GMODE=0,采用反伽码 256级非线性调制。内置上拉 3 OMODE 输入 控制输出极性:OMODE=1,输出为内恒流/恒压驱动模式,OMODE=0,为外挂驱动模式。内置上拉。 4 DCLK 输入 串行数据输入时钟,内置上拉 5 OUT1 输出 三路 PWM驱动输出 6 FB1 输出 恒流模式下反馈输出 7 OUT2 输出 三路 PWM驱动输出 8 FB2 输出 恒流模式下反馈输出 9 GND -- 地 FB3输出 恒流模式下反馈输出 11 OUT3 输出 三路 PWM驱动输出 12 DCLKO 输出 串行时钟输出,经内部锁相再生和强驱动输出 13 CMODE 输入 选择内部灰度时钟源 GCLK: CMODE=0, GCLK=DCLK, CMODE=1, GCLK二内部振荡器输出。内置上拉 14 VOUT 输出 VCC>5V时,5V稳压输出,VCC<5V时, VOCT=VCC,同时作内部工作电压,建议外接一个 0.0 1 uF-0. 1 uF的退藕电容到地 15 DOUT 输出 串行数据输出,经内部前驱动输出 16 VCC -- 电源 |
随便看 |
|
百科全书收录4421916条中文百科知识,基本涵盖了大多数领域的百科知识,是一部内容开放、自由的电子版百科全书。