词条 | 硬件接口 |
释义 | 学习硬件的人员,常常会使用不同的IC,有一点,在某一个领域中,IC常常变化,但硬件接口变化却很慢,只要了解了硬件接口,对于硬件工程师来说,就可以应对自如了。 以下是硬件接口列表,内容描述不一定是对应接口最详的,详细的可以参见百科中的对应词条。本文重点偏重于硬件设计时,需要对硬件接口了解的信息,这也百科中对相应词条描述时,较少提到的部分。 列表如下,持续更新中: USB目前最新的标准为USB 3.0 ,当前流行的还是USB2.0. USB2.0中对速度进行了规范. 分为: High Speed 480Mbit/s Full Speed 12Mbit/s Low Speed 1.5Mbit/s 常见测试和设计资料,由USB 标准组织维护,可以免费下载相关的设计和测试资料。 参考资料中有详细的地址 Ethernet目前最常使用的接口: copper mode: 10M: 10base-T 使用曼彻斯特编码。 100M: 100base-TX 使用MLT3编码。 1000M: 1000base-T 使用PAM5编码。 10G: 10Gbase-T fiber mode: 10M: NULL(较少使用) 100M: 100base-FX 1000M: 1000base-X 10G: 10Gbase-X 对应的标准为:IEEE802.3,可以从IEEE网站免费下载。 以太网速度的计算: 在测试以太网时,常有所谓线速,或100% 速度的称呼,具体描述如下: 对于以太网的线速由以下几个部分组成: 1.空闲段:96bit, 12byte 2.前导码+开始字节:64bit,8byte 3.帧长,指从DA到FCS部分,为常见的为64~1518byte,当然也有一些特别的,如加VLAN等。 例子: 如要发一个100%的,64byte的包,速度为10M 对应的每秒的包数为:10M / (12 + 8 + 64) / 8= 14,881(帧/秒) (注实际应为14880.95238,有进行4舍5入) PCI最新的标准为PCI-E,此标准由PCISIG组织维护,开方性较差,spec需要会员才能下载,不能免费下载. 版本描述如下: 发明单位(Intel) PCI 1.0:最原始版本,非实用版本 PCI 2.0:增加了连接器的说明,增补了一些内容,是第一个实用版本,33.33 MHz clock,5V voltage PCI 2.1:增加了66MHz的功能 PCI 2.2:优化版本, PCI 2.3:去掉了5V Voltage的支持 发明单位(IBM,HP,Compaq) PCI-X 1.0:增加了时钟到66/100/133 MHz,数据为64位宽. PCI-X 2.0:增加了时钟到266/533 Mhz速度 发明单位(Intel) PCI-E 1.x:由并行总线变为,收和发各一对差分总线.波特率为:2.5GT/s,数据率:2Gbit/s PCI-E 2.x:单对差分线,波特率为:5GT/s,数据率:4Gbit/s PCI-E 3.0:单对差分线,波特率为:8GT/s,数据率:8Gbit/s? DDR SDRAM Interface常用于CPU和DDR SDRAM之间的通讯,目前此接口,由JEDEC维护,对应的标准号为:JESD79 在jedec网站上可以免费注册,就可以免费下载。 |
随便看 |
百科全书收录4421916条中文百科知识,基本涵盖了大多数领域的百科知识,是一部内容开放、自由的电子版百科全书。