请输入您要查询的百科知识:

 

词条 数字电路与逻辑设计
释义

概述

数字电路与逻辑设计是计算机专业和电子信息类专业的一门重要硬件基础课,其理论性和实践性很强,尤其强调工程应用。数字电路又是现代电子技术、计算机硬件电路、通信电路、信息与自动化技术的基础. 而且是集成电路设计的基础!在高速发展的电子产业中数字电路具有较简单又容易集成的课程。

图书信息1

版权信息

书 名:数字电路与逻辑设计

作 者:徐惠民延明

出版社: 人民邮电出版社

出版时间: 2009年09月

ISBN: 9787115197672

开本: 16开

定价: 33.00 元

内容简介

《数字电路与逻辑设计》是普通高等教育“十一五”国家级规划教材。《数字电路与逻辑设计》系统地介绍了数字电路与逻辑设计的基本概念及分析和设计方法。《数字电路与逻辑设计》的编写本着经典和现代相结合的原则,对于经典的概念、原理和方法进行准确的、深入浅出的讲解;对于现代的数字技术和设计方法,则是有针对性地选择了一些最新的设计理念和方法。《数字电路与逻辑设计》普遍采用了逻辑仿真的波形图,使得分析和设计的结果更有真实感。全书共分9章,包括数字电路中的数和编码、逻辑代数基础、集成门电路、组合逻辑电路的分析和设计、集成触发器、时序逻辑电路的分析和设计、大规模数字集成电路、数/模和模/数转换、VHDL描述逻辑电路等内容。《数字电路与逻辑设计》可作为高等院校通信、信息、电子工程、计算机、自动化等相关专业的本科教材,也可供相关专业的研究生和工程技术人员阅读参考。

图书目录

第1章 数字电路中的数和编码

1.1 十进制数的二进制编码

1.1.1 有权码和无权码

1.1.2 格雷码

1.1.3 二-十进制码的运算

1.2 用补码表示负数

1.2.1 补码

1.2.2 补码加法

本章小结

习题和思考题

第2章 数字逻辑基础

2.1 逻辑变量和逻辑函数

2.1.1 逻辑变量和逻辑系统

2.1.2 基本逻辑运算和布尔代数公理

2.1.3 其他常用逻辑运算

2.2 布尔代数的定律和规则

2.2.1 布尔代数的基本定律

2.2.2 布尔代数的常用公式

2.2.3 布尔代数的三个规则

2.3 逻辑函数的标准表达式

2.3.1 逻辑函数的最小项表达式

2.3.2 逻辑函数的最大项表达式

2.3.3 最小项表达式和最大项表达式的关系

2.3.4 非标准表达式到标准表达式的转换

2.3.5 任意项及其表示

2.4 代数法化简逻辑函数

2.4.1 逻辑函数化简的标准

2.4.2 代数化简法

2.5 卡诺图法化简逻辑函数

2.5.1 卡诺图及其构成

2.5.2 卡诺图化简逻辑函数的基本原理

2.5.3 如何将逻辑函数填入卡诺图

2.5.4 卡诺图化简的步骤及举例

2.6 硬件描述语言及逻辑仿真

2.6.1 硬件描述语言

2.6.2 逻辑仿真

本章小结

习题和思考题

第3章 集成逻辑门电路

3.1 数字集成电路的发展

3.2 二极管门电路

3.2.1 二极管与门

3.2.2 二极管或门电路

3.2.3 正逻辑和负逻辑

3.3 三极管反相器

3.3.1 三极管非门电路

3.3.2 三极管反相器的负载电流

3.4 TTL集成逻辑门电路

3.4.1 TTL集成与非门

3.4.2 TTL逻辑门的特性参数

3.5 其他TTL集成门电路

3.5.1 74系列集成电路

3.5.2 抗饱和TTL电路

3.5.3 TTL或非门电路

3.5.4 集电极开路门

3.5.5 TTL三态门

3.6 CMOS集成电路

3.6.1 CMOS反相器

3.6.2 其他CMOS逻辑电路

3.6.3 CMOS漏极开路门和三态门

3.6.4 CMOS传输门

3.6.5 CMOS集成电路的使用

3.7 ECL集成电路

3.7.1 基本ECL门的组成

3.7.2 ECL电路的特点

本章小结

习题和思考题

第4章 组合逻辑电路的分析和设计

4.1 组合逻辑电路的特点

4.2 组合逻辑电路的分析

4.2.1 组合逻辑电路的分析步骤

4.2.2 组合逻辑电路分析举例

4.3 组合逻辑电路的设计

4.3.1 组合逻辑电路的设计步骤

4.3.2 组合逻辑电路的实现方式

4.3.3 组合逻辑电路设计举例

4.4 中规模组合逻辑电路

4.4.1 加法器和减法器

4.4.2 编码器

4.4.3 译码器

4.4.4 数据选择器

4.4.5 数值比较器

4.4.6 奇偶校验器/发生器

4.4.7 中规模组合电路用于逻辑设计

4.5 组合逻辑电路的竞争和冒险

4.5.1 冒险的分类

4.5.2 冒险的识别和消除

本章小结

习题和思考题

第5章 集成触发器

5.1 时序逻辑电路的特点

5.2 触发器的基本特性及其记忆作用

5.3 电位型触发器

5.3.1 基本RS触发器

5.3.2 可控RS触发器

5.3.3 其他可控触发器

5.3.4 电位型触发器的局限性

5.3.5 电位型触发器的应用:锁存器

5.4 钟控型触发器

5.4.1 主从触发器

5.4.2 边沿触发器

5.5 触发器的逻辑符号

5.6 CMOS触发器

5.6.1 带使能端D触发器

5.6.2 CMOS主从D触发器

5.6.3 CMOS JK触发器

5.7 触发器的转换

5.8 集成触发器的时间参数

5.8.1 建立时间和保持时间

5.8.2 时钟信号的时间参数

5.9 钟控触发器构成的常用时序电路

5.9.1 寄存器

5.9.2 移位寄存器

5.9.3 计数器

本章小结

习题和思考题

第6章 时序逻辑电路的分析和设计

6.1 时序电路的分类和描述

6.1.1 时序电路的一般分类

6.1.2 同步时序电路的分类

6.1.3 同步时序电路的描述

6.2 常用同步时序电路的分析

6.2.1 同步时序电路分析的步骤

6.2.2 同步计数器的分析

6.2.3 移位寄存器及其应用电路的分析

6.3 常用时序电路的设计

6.3.1 基本的设计步骤

6.3.2 同步计数器的设计

6.3.3 序列信号发生器

6.3.4 M序列发生器

6.4 异步计数器

6.4.1 异步计数器的基本形式

6.4.2 异步计数器的分析

6.5 中规模时序集成电路

6.5.1 中规模集成计数器

6.5.2 中规模计数器的应用

6.5.3 中规模移位寄存器

6.5.4 中规模移位寄存器的应用

6.6 一般时序电路的分析

6.6.1 一般时序电路的特点

6.6.2 一般时序电路分析举例

6.7 一般时序电路的设计

6.7.1 设计步骤

6.7.2 状态表的建立

6.7.3 状态表的简化

6.7.4 状态分配

本章小结

习题和思考题

第7章 大规模数字集成电路

7.1 大规模数字集成电路概述

7.1.1 大规模集成电路的分类

7.1.2 专用集成电路的分类

7.1.3 可编程逻辑器件及其发展

7.1.4 PLD的分类

7.1.5 PLD的性能特点

7.2 存储器

7.2.1 随机存储器

7.2.2 只读存储器

7.2.3 ROM作为逻辑器件

7.2.4 存储器容量的扩展

7.3 可编程逻辑阵列

7.3.1 PLA结构的特点

7.3.2 用PLA设计逻辑电路

7.4 可编程阵列逻辑

7.4.1 PAL的逻辑结构

7.4.2 PAL芯片示例

7.5 通用阵列逻辑

7.5.1 GAL和PAL的区别

7.5.2 输出逻辑宏单元

7.5.3 GAL芯片示例

7.6 复杂可编程逻辑器件

7.6.1 CPLD器件的基本体系结构

7.6.2 CPLD器件结构举例

7.6.3 宏单元的构成

7.6.4 PIA和I/O控制块

7.6.5 CPLD产品举例

7.7 现场可编程门阵列

7.7.1 FPGA芯片的基本结构

7.7.2 Altera公司FPGA芯片基本结构

7.7.3 逻辑阵列块

7.7.4 逻辑单元

7.7.5 嵌入式RAM块

7.7.6 输入输出单元

7.7.7 FPGA芯片的编程

7.7.8 FPGA产品举例

7.8 CPLD和FPGA的比较

本章小结

习题和思考题

第8章 数模和模数转换

8.1 数模转换器

8.1.1 数模转换器的基本要求

8.1.2 数模转换器的主要参数

8.1.3 数模转换器的一般框图

8.1.4 权电阻网络数模转换器

8.1.5 倒T形网络数模转换器

8.1.6 权电流源网络数模转换器

8.1.7 单电流源网络数模转换器

8.1.8 数模转换器的选用

8.2 模数转换器

8.2.1 模数转换的一般过程

8.2.2 模数转换器的主要参数

8.2.3 逐次比较型模数转换器

8.2.4 双积分型模数转换器

8.2.5 并联比较型模数转换器

8.2.6 ∑-Δ模数转换器

8.2.7 流水线型模数转换器

8.2.8 模数转换器的选用

本章小结

习题和思考题

第9章 VHDL描述逻辑电路

9.1 基于硬件描述语言的设计过程

9.1.1 VHDL的基本特点

9.1.2 设计过程

9.1.3 Quartus II设计软件

9.2 VHDL描述的基本结构

9.2.1 实体描述

9.2.2 结构体描述

9.2.3 VHDL的3种描述

9.3 数据类型、运算符和表达式

9.3.1 枚举类型

9.3.2 数组类型

9.3.3 VHDL运算符

9.3.4 常量的定义

9.3.5 VHDL表达式

9.4 VHDL的库和包

9.4.1 VHDL库的种类和使用

9.4.2 程序包

9.4.3 库和程序包的引用

9.5 数据流描述

9.5.1 并行赋值语句

9.5.2 条件赋值语句

9.5.3 选择信号赋值语句

9.6 性能描述

9.6.1 PROCESS语句

9.6.2 信号和变量赋值语句

9.6.3 分支语句

9.6.4 循环语句

9.7 结构描述

9.7.1 部件声明语句

9.7.2 部件描述语句

9.8 VHDL描述组合逻辑电路

9.8.1 译码电路的描述

9.8.2 编码器的描述

9.9 触发器的VHDL描述

9.9.1 电位型触发器的VHDL描述

9.9.2 钟控型触发器的VHDL描述

9.10 时序部件的VHDL描述

9.10.1 计数器的VHDL描述

9.10.2 移位寄存器的VHDL描述

9.10.3 时序机的VHDL描述

本章小结

习题和思考题

图书信息2

版权信息

作 者:徐秀平 主编

出 版 社:电子工业出版社

出版时间:2010-7-1

版 次:1

页 数:224

字 数:371000

印刷时间:2010-7-1

开 本:16开

纸 张:胶版纸

I S B N:9787121110887

包 装:平装

内容简介

本书是按照教育部2004年颁布的“数字电路与逻辑设计课程教学基本要求”编写的。全书共9章,主要内容有:逻辑代数、集成门电路、组合逻辑电路、双稳态触发器、时序逻辑电路、半导体存储器、脉冲波形的产生和整形、模数转换和数模转换及实验。

本书简明扼要、深入浅出、偏重实践、便于自学,可作为高等院校工科相关专业的教材,也可供从事电子技术工程人员学习参考。

图书信息3

版权信息

作 者:曹汉房主编

出 版 社:华中科技大学出版社

出版时间:2010-8-1

版 次:5

页 数:299

字 数:517000

印刷时间:2010-8-1

开 本:16开

纸 张:胶版纸

印 次:18

I S B N:9787560934228

包 装:平装

内容简介

书系统地阐速了逻辑电路的基础理论——逻辑函数及其数学工具;重点讨论了逻辑电路的设计方法和分析方法;详细地介绍了通用性强的几类中、大规模集成器件和半导体存储器,井结合实例介绍了它们在各领域中的应用;对可编程逻辑器件及其硬件描述语言也进行了系统介绍,井结合设计实例进行了设计方法的训练。

全书共9章,主要内容有逻辑函数、集成逻辑门、组合逻辑电路、集成触发器、时序逻辑电路、牛导体存储器、可编程逻辑器件、脉冲单元电路、数/模及模/数转换技术。各章均附有内容提要、小结、思考题和习题。书末有附录,列出了常用逻辑单元图形符号对照表、汉英名词和缩写词对照表,并对本书所用文字符号和图形符号做了说明。

本书可作为高等教育理工院校电子信息类、通信类、自动控制类、计算机技术类等专业的教科书,也可供相关专业工程技术人员参考。

图书信息4

版权信息

作 者:朱定华 编著

出 版 社:清华大学出版社

版 次:1

字 数:453000

印刷时间:2011-2-1

I S B N:9787302242703

内容简介

本书系统地介绍了数字逻辑基础、集成逻辑门、组合逻辑电路和时序逻辑电路的分析与设计、常用组合逻辑功能器件和时序逻辑功能器件、数模与模数转换器、脉冲信号的产生与变换、可编程逻辑器件及现代数字系统设计等。

本书内容精练、实例丰富,应用性强,并附有习题解答,便于教学和自学。本书可作为高等学校通信、信息、光电、计算机、自动化、电子、电力系统及自动化等电类专业和机电一体化、生物技术等非电类专业的本科和专科学生电子技术基础课程的教材。也可以供从事电子技术、计算机应?与开发的科研人员和工程技术人员学习参考,还适于初学者自学使用。

图书目录

第1章 数字逻辑基础

1.1 数制和代码

1.1.1 十进制数和二进制数

1.1.2 十六进制和八进制

1.1.3 不同进制数之间的转换

1.1.4 二进制符号数的表示法

1.1.5 二进制代码

1.2 逻辑运算

1.2.1 基本逻辑运算

1.2.2 复合逻辑运算

1.2.3 正负逻辑问题

1.3 逻辑门电路

1.3.1 晶体管的开关特性

1.3.2 基本逻辑门电路

1.3.3 TTL集成门电路

1.3.4 CMOS逻辑电路

1.4 逻辑函数的代数化简法

1.4.1 基本公式和定律

1.4.2 基本运算规则

1.4.3 逻辑函数代数法化简

1.5 逻辑函数的卡诺图化简法

1.5.1 最小项的定义及其性质

1.5.2 卡诺图

1.5.3 逻辑函数的卡诺图表示

1.5.4 逻辑函数卡诺图化简

1.5.5 具有约束的逻辑函数化简

1.6 逻辑函数的描述方法及转换

1.6.1 逻辑函数的描述方法

1.6.2 几种描述方法之间的转换

本章小结

习题

第2章 组合?辑电路

2.1 组合逻辑电路的分析与设计

2.1.1 组合逻辑电路的分析

2.1.2 组合逻辑电路的设计

2.2 组合逻辑电路中的竞争冒险

2.2.1 产生竞争冒险的原因

2.2.2 竞争冒险的判断

2.2.3 消除竞争冒险的方法

2.3 加法器与算术逻辑单元

2.3.1 半加器和全加器

2.3.2 集成加法器

2.3.3 算术逻辑单元

2.4 数值比较器

2.4.1 数值比较器的设计

2.4.2 集成数值比较器

2.5 编码器

2.5.1 编码器的工作原理

?2.5.2 集成优先编码器

2.6 译码器与数据分配器

2.6.1 译码器的分析及设计

2.6.2 集成译码器

2.6.3 数据分配器

2.7 数据选择器

2.7.1 数据选择器的类型及功能

2.7.2 集成数据选择器

本章小结

习题

第3章 时序逻辑基础

3.1 RS触发器

3.1.1 Rs触发器的工作原理和逻辑功能

3.1.2 集成RS触发器74LS279

3.1.3 RS触发器应用

3.2 D触发器

3.2.1 逻辑电路与逻辑符号

3.2.2 工作原理

3.2.3 ?辑功能描述

3.2.4 集成D触发器74LS74

3.3 JK触发器

3.3.1 逻辑电路与逻辑符号

3.3.2 逻辑功能描述

3.3.3 集成JK触发器

3.4 T触发器

3.4.1 逻辑电路与逻辑符号

3.4.2 逻辑功能描述

3.5 触发器的电气特性

本章小结

习题

第4章 时序逻辑电路

第5章 Verilog HDL

第6章 数字电路系统设计

第7章 脉冲信号的产生与变换

第8章 数模与模数转换器

习题答案

中国铁道出版社出版图书

基本信息

书名:数字电路与逻辑设计

书号:7-113-12793

作者:陈利永 等

定价:26.00元

出版日期:2011年6月

主配关系:12793-9589

版次:1-1 开本:16开 页码:268页

出版单位:中国铁道出版社

内容简介

本书主要介绍数字电子与逻辑设计的基础知识。主要内容有数字逻辑基础、组合逻辑电路、时序逻辑电路、脉冲产生电路、数/模和模/数转换器,用Verilog HDL语言设计频率计的实例、门电路简介。

本书除了介绍上述内容,在附录部分还介绍了如何利用Multisim软件和MATLAB软件的仿真功能实现数字电路的仿真,并详细介绍了如何利用Quartus II软件进行简单数字系统的编辑和时序仿真的方法,以帮助学生掌握EDA的基本概念和技术。

本书适合作为电气信息类各专业本科生学习数字电路与逻辑设计课程的教材。

图书目录

第1章 数字逻辑基础

1.1 概述

1.1.1 数字电路与逻辑设计课程所研究的问题

1.1.2 数制

1.1.3 数制的转换

1.1.4 码制

1.1.5 数值信息在数字系统中的表示

1.1.6 实数在数字系统中的表示

1.1.7 算术运算

1.2 逻辑代数基础

1.2.1 逻辑“与”关系

1.2.2 逻辑“或”关系

1.2.3 逻辑“非”关系

1.2.4 逻辑运算的复合关系

1.2.5 正逻辑和负逻辑

1.3 逻辑代数的基本关系式和常用公式

1.3.1 逻辑代数的基本关系式

1.3.2 基本定律

1.3.3 常用的公式

1.3.4 基本定理

1.4 逻辑函数的表示方法

1.4.1 逻辑函数的表示方法

1.4.2 逻辑函数的真值表表示法

1.4.3 逻辑函数式

1.4.4 逻辑图

1.4.5 工作波形图

1.5 逻辑函数式的化简

1.5.1 公式化简法

1.5.2 逻辑函数的卡诺图化简法

1.5.3 具有无关项的逻辑函数的化简

1.6 研究逻辑函数的两类问题

1.6.1 给定系统分析功能

1.6.2 给定逻辑问题设计系统

1.7 用Verlog HDL语言实现三态门的方法

小结

习题和思考题

第2章 组合逻辑基础

2.1 概述

2.1.1 组合逻辑电路的特点

2.1.2 组合逻辑电路的分析和综合方法

2.2 常用的组合逻辑电路

2.2.1 编码器

2.2.2 优先编码器

2.2.3 译码器

2.2.4 显示译码器

2.2.5 数据选择器

2.2.6 加法器

2.2.7 数值比较器

2.2.8 只读存储器(ROM)

2.2.9 可编程逻辑器件(PLD)

2.3 综合例题

2.4 组合逻辑电路中的竞争-冒险现象

2.4.1 竞争-冒险现象

2.4.2 竞争-冒险现象的判断方法

小结

习题和思考题

第3章 时序逻辑电路

3.1 概述

3.2 触发器的电路结构和动作特点

3.2.1 基本RS触发器的电路结构和动作特点

3.2.2 同步RS触发器的电路结构和动作特点

3.2.3 主从RS触发器的电路结构和动作特点

3.2.4 由COMS传输门组成的边沿触发器

3.3 触发器逻辑功能的描述方法

3.3.1 RS触发器

3.3.2 D触发器

3.3.3 JK触发器

3.3.4 T触发器

3.3.5 触发器逻辑功能的转换

3.4 时序逻辑电路的分析方法

3.5 常用的时序逻辑电路

3.5.1 寄存器和移位寄存器

3.5.2 随机存取存储器

3.5.3 同步计数器

3.5.4 移位寄存器型计数器和顺序脉冲发生器

3.5.5 序列信号发生器

3.6 时序逻辑电路分析设计综合例题

小结

习题和思考题

第4章 脉冲产生电路, 数/模和模/数转换器

4.1 方波信号发生器

4.1.1 石英晶体振荡器

4.1.2 555定时器的应用

4.1.3 用555定时器组成施密特电路

4.1.4 用555定时器组成单稳态电路

4.1.5 用555定时器组成多谐振荡器

4.2 模/数、数/模转换器概述

4.2.1 权电阻网络D/A转换器

4.2.2 A/D转换器的基本组成

4.2.3 直接A/D转换器

4.3 A/D和D/A转换器的使用参数

4.3.1 A/D和D/A转换器的转换精度

4.3.2 A/D和D/A转换器的转换速度

小结

习题和思考题

第5章 用Verilog HDL语言设计频率计的实例

5.1 数字系统的层次化结构设计

5.2 两位十进制数字频率计的层次结构框图

5.2.1 在QuartusⅡ中实现计数器的电路

5.2.2 在QuartusⅡ中实现测频时序控制电路的设计

5.2.3 频率计显示译码器电路的设计

5.2.4 频率计顶层电路的设计

5.2.5 将设计文件下载到芯片上的方法

第6章 门电路简介

6.1 概述

6.2 TTL集成门电路

6.2.1 TTL门电路的组成及工作原理

6.2.2 TTL门电路的输入特性曲线和输出特性曲线

6.2.3 集电极开路的门电路(OC门)

6.2.4 三态门电路(TS门)

6.3 COMS门电路

6.3.1 CMOS反相器电路的组成和工作原理

6.3.2 CMOS与非门电路的组成和工作原理

6.3.3 CMOS或非门电路的组成和工作原理

6.3.4 CMOS传输门电路的组成和工作原理

6.4 集成电路使用知识简介

6.4.1 集成门电路的主要技术指标

6.4.2 多余输入脚的处理

6.4.3 TTL与CMOS的接口电路

小结

习题和思考题

附录A 期末练习题

附录B Multisim软件在数字电路中的应用

附录C 用MATLAB的Simulink环境实现数字逻辑电路的仿真

附录D EDA技术在数字电路设计中的应用

随便看

 

百科全书收录4421916条中文百科知识,基本涵盖了大多数领域的百科知识,是一部内容开放、自由的电子版百科全书。

 

Copyright © 2004-2023 Cnenc.net All Rights Reserved
更新时间:2025/2/5 2:24:06