请输入您要查询的百科知识:

 

词条 计算机组成原理与汇语言程序设计
释义

基本信息

书名:计算机组成原理与汇编语言程序设计

定价:39.8元

作者:徐洁,俸远祯 主编

出版社:电子工业出版社

出版日期:2012-1-1

ISBN:9787121148590

字数:622000

页码:383

版次:1

装帧:平装

开本:16开

目录

第1篇 基础知识

\ 第1章 绪论

\ 1.1 计算机的基本概念

\ 1.1.1 存储程序工作方式

\ 1.1.2 信息的数字化表示

\ 1.2 计算机系统的硬、软件组成

\ 1.2.1 计算机硬件系统

\ 1.2.2 计算机软件系统

\ 1.3 层次结构模型

\ 1.3.1 从计算机系统组成角度划分层次结构

\ 1.3.2 从语言功能角度划分层次结构

\ 1.3.3 软、硬件在逻辑上的等价

\ 1.4 计算机的工作过程

\ 1.4.1 处理问题的步骤

\ 1.4.2 指令执行过程

\ 1.5 数字计算机的特点与性能指标

\ 1.5.1 数字计算机的特点

\ 1.5.2 计算机的性能指标

\ 1.6 计算机的发展与应用

\ 1.6.1 计算机的发展历程

\ 1.6.2 提高计算机性能的若干技术

\ 1.6.3 计算机应用举例

\ 习题1

\ 第2章 计算机中的信息表示

\ 2.1 数值型数据的表示

\ 2.1.1 带符号数的表示

\ 2.1.2 定点数与浮点数

\ 2.2 字符的表示

\ 2.2.1 ASCII码

\ 2.2.2 UNICODE编码

\ 2.2.3 汉字编码简介

\ 2.3 指令信息的表示

\ 2.3.1 指令格式

\ 2.3.2 常用寻址方式

\ 2.3.3 指令类型

\ 2.3.4 PentiumⅡ指令格式

\ 2.3.5 SPARC指令格式

\ 习题2

\第2篇 计算机系统分层结构

\ 第3章 微体系结构层——CPU组织

\ 3.1 CPU的组成和功能

\ 3.1.1 CPU的组成

\ 3.1.2 指令执行过程

\ 3.1.3 时序控制方式

\ 3.1.4 指令流水线

\ 3.2 算术逻辑部件ALU和运算方法

\ 3.2.1 算术逻辑部件ALU

\ 3.2.2 定点数运算方法

\ 3.2.3 浮点数运算方法

\ 3.2.4 十进制数加减运算

\ 3.3 CPU模型机的组成及其数据通路

\ 3.3.1 基本组成

\ 3.3.2 数据传送

\ 3.4 组合逻辑控制器原理

\ 3.4.1 模型机的指令系统

\ 3.4.2 模型机的时序系统

\ 3.4.3 指令流程

\ 3.4.4 微命令的综合与产生

\ 3.4.5 小结

\ 3.5 微程序控制器原理

\ 3.5.1 微程序控制概念

\ 3.5.2 微指令编码方式

\ 3.5.3 微程序的顺序控制

\ 3.5.4 微指令格式

\ 3.5.5 典型微指令举例——模型机微指令格式

\ 3.6 精简指令集计算机(RISC)

\ 3.6.1 RISC与CISC的概念

\ 3.6.2 UltraSPARC CPU的微体系结构

\ 习题3

\ 第4章 指令系统层

\ 4.1 80x86 CPU

\ 4.1.1 8086/8088 CPU

\ 4.1.2 80386/80486 CPU

\ 4.1.3 Pentium系列CPU

\ 4.2 80x86 CPU的寄存器和主存储器

\ 4.2.1 80x86 CPU的寄存器

\ 4.2.2 80x86的主存储器

\ 4.3 80x86 CPU指令系统

\ 4.3.1 80x86寻址方式

\ 4.3.2 80x86 CPU指令系统

\ 习题4

\ 第5章 汇编语言层

\ 5.1 概述

\ 5.2 汇编语言语句格式

\ 5.3 80x86宏汇编语言数据、表达式和运算符

\ 5.3.1 常数

\ 5.3.2 变量

\ 5.3.3 标号

\ 5.3.4 表达式与运算符

\ 5.4 80x86 宏汇编语言伪指令

\ 5.4.1 符号定义语句

\ 5.4.2 处理器选择伪指令

\ 5.4.3 段结构伪指令(SEGMENT/ENDS)

\ 5.4.4 段组伪指令(GROUP)

\ 5.4.5 内存模式和简化段定义伪指令

\ 5.4.6 定位和对准伪指令

\ 5.4.7 过程定义伪指令(PROC/ENDP)

\ 5.4.8 包含伪指令(INCLUDE)

\ 5.4.9 标题伪指令(TITLE)

\ 5.5 宏指令

\ 5.6 汇编语言程序设计基本技术

\ 5.6.1 程序设计步骤

\ 5.6.2 顺序程序设计

\ 5.6.3 分支程序设计

\ 5.6.4 循环程序设计

\ 5.6.5 子程序设计

\ 5.6.6 系统功能子程序的调用

\ 5.6.7 汇编语言程序的开发

\ 习题5

\第3篇 存储系统与输入/输出系统

\ 第6章 存储系统

\ 6.1 概述

\ 6.1.1 存储器的分类

\ 6.1.2 主存的主要技术指标

\ 6.2 存储原理

\ 6.2.1 半导体存储器的存储原理

\ 6.2.2 磁表面存储器的存储原理

\ 6.2.3 光存储器的存储原理

\ 6.3 主存储器的组织

\ 6.3.1 主存储器的逻辑设计

\ 6.3.2 主存储器与CPU的连接

\ 6.3.3 Pentium CPU与存储器组织

\ 6.3.4 高级DRAM

\ 6.4 高速缓冲存储器Cache

\ 6.4.1 Cache的工作原理

\ 6.4.2 Cache的组织

\ 6.4.3 PentiumⅡCPU的Cache组织

\ 6.5 外部存储器

\ 6.5.1 硬磁盘存储器

\ 6.5.2 光盘存储器

\ 6.5.3 磁带存储器

\ 6.6 物理存储系统的组织

\ 6.6.1 存储系统的层次结构

\ 6.6.2 磁盘冗余阵列

\ 6.6.3 并行存储技术

\ 6.7 虚拟存储系统的组织

\ 6.7.1 概述

\ 6.7.2 虚拟存储器的组织方式

\ 6.7.3 Pentium CPU支持的虚拟存储器

\ 6.7.4 存储管理部件(MMU)

\ 习题6

\ 第7章 输入/输出系统

\ 7.1 概述

\ 7.1.1 主机与外围设备间的连接方式

\ 7.1.2 I/O接口的功能和分类

\ 7.1.3 接口的编址和I/O指令

\ 7.2 直接程序控制方式

\ 7.2.1 立即程序传送方式

\ 7.2.2 程序查询方式

\ 7.3 程序中断方式

\ 7.3.1 中断的基本概念

\ 7.3.2 中断的过程

\ 7.3.3 中断接口模型

\ 7.3.4 中断接口举例

\ 7.4 DMA方式

\ 7.4.1 DMA方式的一般概念

\ 7.4.2 DMA过程

\ 7.4.3 DMA接口组成

\ 7.4.4 DMA控制器编程及应用

\ 7.5 通道与IOP

\ 7.5.1 通道

\ 7.5.2 IOP与外围处理机

\ 7.6 总线

\ 7.6.1 总线的功能与分类

\ 7.6.2 总线标准及信号组成

\ 7.6.3 总线操作时序

\ 7.6.4 典型总线举例

\ 7.7 典型外设接口

\ 7.7.1 ATA接口

\ 7.7.2 SCSI接口

\ 7.8 I/O设备与I/O程序设计

\ 7.8.1 概述

\ 7.8.2 键盘

\ 7.8.3 鼠标器

\ 7.8.4 打印机

\ 7.8.5 液晶显示器

\ 习题7

随便看

 

百科全书收录4421916条中文百科知识,基本涵盖了大多数领域的百科知识,是一部内容开放、自由的电子版百科全书。

 

Copyright © 2004-2023 Cnenc.net All Rights Reserved
更新时间:2025/2/7 19:18:34